先端的半導体VLSI(注1)の各種遅延変動要因を解明。 静的な製造ばらつきと動的な環境変化による遅延変動を考慮したタイミング検証技術を開発。 90nmプロセスで、誘導性クロストークノイズによる遅延変動が、 現実の設計課題となっていることを世界で ...
大阪大学(阪大) 情報科学研究科の橋本昌宜准教授は11月10日、VLSIの製造段階における製造バラつき・動作環境変動に打ち勝つVLSIタイミング設計技術の開発をしたことを発表した。 研究では、実動作VLSI内の物理現象解明のため、電源電圧変動の空間的分布 ...
In the intricate realm of VLSI design, the concept of "false paths" plays a strategic role in optimizing the timing analysis process. A false path represents a logical connection within the circuit ...
In the dynamic world of VLSI (Very Large-Scale Integration), the demand for innovative products is higher than ever. The journey from a concept to a fully functional product involves many challenges ...
In the race to achieve high design performance and stringent power requirements, the VLSI world is moving quickly down the scaling curve to process technologies that ...
一部の結果でアクセス不可の可能性があるため、非表示になっています。
アクセス不可の結果を表示する